cumiche Posted April 5, 2020 Report Share Posted April 5, 2020 x64 | Tamaño del archivo: 2.62 GB Descripción: OrCAD / Allegro, uno de los mejores y más profesionales circuitos de simulación y análisis de software y división de software de automatización de diseño electrónico (Electronic Design Automation o EDA abreviado) es. OrCAD consta de dos palabras que, de hecho, el estado de Oregon fue el lugar de nacimiento de las primeras versiones del software y CAD significa Diseño asistido por computadora y se forman medios de diseño por computadora. Cadence SPB OrCAD OrCAD PCB configurado en Allegro PCB o también conocido, que incluye varios programas para diseñar esquemas, simulaciones y análisis de circuitos electrónicos. Instalaciones y características de software de Cadence SPB OrCAD: -ambientes de usuario gráficos adecuados y circuito de visualización usando iconos -OrCAD Capture y Capture CIS esquemas de diseño esquemáticos en un entorno potente -Capacidad para diseñar PCB (placa de circuito impreso y significa la placa o PCB) -tiene una extensa biblioteca llena de componentes y dispositivos electrónicos - Circuitos electrónicos de simulación y análisis avanzados en un entorno gráfico PSpice -ambiente Orcad PCB Designer / Editor para diseñar y editar PCB -Capacidad para interactuar con el software MATLAB y Simulink Requisitos del sistema: SO: Windows 10 (64 bits) Professional, incluido el modo Dark Theme; Windows Server 2012 (Todos los Service Packs); Windows Server 2012 R2; Windows Server 2016. CPU: Intel® Core ™ i7 4.30 GHz o AMD Ryzen ™ 7 4.30 GHz con al menos 4 núcleos Memoria: 16 GB de RAM Espacio: 50 GB de espacio libre en disco (se recomienda unidad SSD) Pantalla: resolución de pantalla de 1920 x 1200 con color verdadero (al menos 32 bits de color) GPU: una tarjeta gráfica dedicada que admite OpenGL, mínimo 2 GB (con soporte adicional para DX11 para 3D Canvas) Monitores: monitores duales (para diseño físico) Versión de MATLAB compatible: R2019A-64Bit (para la interfaz PSpice-MATLAB) Qué hay de nuevo: Notas de la versión de Cadence SPB Allegro y OrCAD v17.40.005-2019 Hotfix Only: -ADW DBEDITOR Error al ejecutar Crear y verificar esquema. -ADW DBEDITOR Sizable y los símbolos HAS_FIXED_SIZE no pueden finalizar el paso 'Crear y verificar esquema de prueba' -ALEGRO_EDITOR ARTWORK Pin mecánico enterrado en forma, la forma de la almohadilla no se emite. -ALLEGRO_EDITOR CROSS_SECTION 'Informe rápido' - 'Informe de sección transversal' hace que el Editor de PCB se bloquee -ALLEGRO_EDITOR DATABASE La supresión de almohadilla no utilizada elimina el pin conectado a la forma usando la propiedad Net_short -ALLEGRO_EDITOR DATABASESuppress pads no funciona si las vías se colocan dentro de un pad en las capas externas - BASES DE DATOS DEL EDITOR DE ALEGRO Suprimir las almohadillas desconectadas y el mismo espacio de red no funciona correctamente cuando se coloca dentro de una almohadilla de pasador -ALLEGRO_EDITOR INTERACTIV El informe de pin de símbolo de salida no se puede mostrar rápidamente dentro del visor HTML incorporado -ALLEGRO_EDITOR INTERACTIV Mover un grupo a un área específica hace que PCB Editor deje de responder -ALLEGRO_EDITOR IN_DESIGN_ANA No se puede completar la simulación de diafonía -ALLEGRO_EDITOR MANUFACT El comando Variant crea un dibujo de ensamblaje incorrecto -ALLEGRO_EDITOR COLOCACIÓN Cambio de función realizado entre diferentes dispositivos -ALLEGRO_EDITOR SKILL Agregue más detalles sobre los parámetros para la documentación de axlDBTextBlockCreate () -ALLEGRO_EDITOR STEP 'STEP Mapping' bloquea el editor de PCB -ALLEGRO_EDITOR UI_FORMSImporting .dxf cambiará la ubicación del archivo de placa a la ubicación desde donde se importa el DXF. -ALLEGRO_EDITOR UI_FORMS 'new_filedialog_disable' variable está disponible en la versión 17.4-2019 HotFix 002 pero no en HotFix 003 -ALLEGRO_EDITOR UI_FORMSForm muestra texto confuso cuando se personaliza para chino. -ALLEGRO_EDITOR UI_FORMSComportamiento de la tecla Tab en forma de cuadrícula: no omite los campos de solo lectura -ALLEGRO_EDITOR UI_FORMSComportamiento desplegable en formularios de cuadrícula: necesita dos clics para abrir -ALLEGRO_EDITOR UI_GENERAL Versión 17.4-2019: No se pueden guardar tableros en el directorio que contiene caracteres especiales - E acentuado -ALLEGRO_EDITOR UI_GENERAL El nombre neto no se muestra en PCB Editor en la versión 17.4-2019, HotFix 003 -ALLEGRO_EDITOR UI_GENERAL Los nombres de red no se muestran correctamente para los pines en la versión 17.4-2019 -ALLEGRO_EDITOR UI_GENERAL Exportar bibliotecas a una carpeta existente no funciona con PCB Editor en la versión 17.4-2019 -ALLEGRO_EDITOR UI_GENERAL Las bibliotecas de exportación y el directorio de destino de búsqueda no cierran el cuadro de diálogo al seleccionar la carpeta -ALLEGRO_EDITOR VALOR EXPORT ODB ++ falla debido al error Extracta -ALLEGRO_EDITOR VALOR Error de licencia de Extracta al ejecutar ODB ++ desde productos OrCAD PCB Designer -ALLEGRO_PROD_TOOLB OTROS Problema con OrCAD Productivity Toolbox que no muestra LabelTune en los menús -APD SHAPE Crash al anular manualmente la forma usando Shape> Manual Void> Polygon -APD SKILL Asignar un grupo RKO a una forma usando SKILL revela un error de actualización de drc -CAPTUREDRC Ejecutar DRC en lote usando el comando Tcl -CAPTUREGENERAL Update Properties es muy lento en la versión 17.4-2019 -CAPTUREGENERAL Release 17.4-2019: OrCAD Capture deja de responder al seleccionar Actualizar propiedades -CAPTUREONLINEDRC Creación de bloqueos de grupos de red OrCAD Capture en la versión 17.4-2019 -CAPTUREOTHER La opción emergente Colocar parte en la ventana de búsqueda del componente PSpice no funciona -CAPTUREOTHER Capture CIS no está en la suite de creación de Venture Design -CAPTUREPCBFLOW Design Sync, tablero a esquema, no está creando capas en el Administrador de restricciones -CIS PART_MANAGER Release 17.4-2019: Al hacer clic en la ventana 'Actualizar partes', OrCAD Capture CIS cubre la ventana del Administrador de partes -CIS PART_MANAGER Capture se bloquea cuando la ventana del Administrador de piezas se mueve a un segundo monitor -CM HIERARCHY patchData / isr.txt falta en la versión 17.4-2019, HotFix 003 -CONCEPT_HDL CORE La ubicación física asignada en el cuadro de diálogo Atributo vuelve a la Ubicación suave en el comando Cambiar -CONCEPT_HDL CORE Orphan NetGroups / PortGroups no se pueden eliminar -CONCEPT_HDL CORE Faltan números de pin después de ejecutar el empaquetador -CONCEPT_HDL CORE La señal no se muestra en la ventana de navegación global -CONCEPT_HDL CORE Allegro Design Entry HDL se bloquea al agregar el nombre de red -CONCEPT_HDL CORE Netproups huérfanos no se pueden eliminar -CONCEPT_HDL CORE Los huérfanos NetGroups aparecen en el Administrador de restricciones. -CONSTRAINT_MGR UI_FORMSLas columnas no se ajustan automáticamente al hacer zoom en el tamaño de fuente dentro de CM -CONSTRAINT_MGR UI_FORMSEl método de selección de celdas para borrar valores ha cambiado en Restraint Manager en la versión 17.4-2019 -F2B BOM BOM Generation falla cuando se hace clic en el botón Personalizar archivo de plantilla o se cambia el archivo de salida -FLOWS PROJMGR Project Manager muestra una ventana emergente de error de licencia al seleccionar la licencia Allegro PCB Designer (Layout). -FLOWS PROJMGR Error de licencia en Project Manager cuando se usa la licencia Allegro PCB Designer -MODEL_INTEGRITY GUI No se puede abrir el modelo .ibs en el editor de integridad de modelo en la versión 17.4-2019 -PULSE SERVER versión 17.4-2019, HotFix 003: error del Administrador de información de piezas (SPDWUB-6) para la configuración del servidor habilitado para SSL -SIP_LAYOUT DIE_ABSTRACT_ Las opciones del Administrador de bibliotecas abstractas deben actualizarse para acomodar la anulación f!@qXN?gwzJ! Rapidgator ------ DESCARGAR de Earn4Files https://www.youtube.com/watch?v=ou7EF47B50M -------------------------------------------------------------------- Link to comment Share on other sites More sharing options...
Recommended Posts
Please sign in to comment
You will be able to leave a comment after signing in
Sign In Now